三星电子计划 2025~2026 年推出 LP Wide I/O 堆叠移动内存

2024-07-17 16:29:48   |   弘乐   |   48

7 月 17 日,据三星电子 2024 年异构集成路线图,该企业正积极研发一款名为 LP Wide I/O 的新型移动内存。值得注意的是,三星电子以往曾提到过一种名称与其相近的 LLW (Low Latency Wide I/O) 内存,尚不能确认两者关系。

LP Wide I/O 内存将于 2025 年一季度实现技术就绪,2025 下半年至 2026 年中实现量产就绪。路线图显示,LP Wide I/O 内存单封装位宽将达到现有 HBM 内存的一半 —— 即 512bit。作为对比,目前的 LPDDR5 内存大多数是单封装四通道共 64bit,未来的 LPDDR6 内存也仅有 96bit。

更大的位宽意味着三星电子的 LP Wide I/O 内存可提供远胜于现有移动内存产品的内存带宽,满足设备端 AI 应用等场景的需求。在相对较小的移动内存芯片上实现 512bit 位宽,势必需要堆叠 DRAM 芯片,但 HBM 采用的 TSV 硅通孔方式也不适合移动内存各层 DRAM 间的互联。

因此三星电子将在 LP Wide I/O 内存上采用一项名为 VCS (全称 Vertical Cu Post Stack) 的全新垂直互联技术。同 SK 海力士的 VFO 技术类似,三星电子的 VCS 技术也是将扇出封装和垂直通道结合在一起。

三星电子表示,VCS 先进封装技术相较传统引线键合拥有 8 倍和 2.6 倍的 I/O 密度和带宽;相较 VWB 垂直引线键合 (IT之家注:全称 Vertical Wire Bonding,疑似指代 SK 海力士的 VFO 技术) ,三星电子宣称其 VCS 技术的生产效率是前者 9 倍。三星电子在图片中还提到,其 LPDDR6 内存也预计于 2025~2026 年量产就绪。


特别提醒:本网信息来自于互联网,目的在于传递更多信息,并不代表本网赞同其观点。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字、图片等内容的真实性、完整性、及时性本站不作任何保证或承诺,请自行核实相关内容。本站不承担此类作品侵权行为的直接责任及连带责任。如若本网有任何内容侵犯您的权益,请及时发送相关信息至bireading@163.com,本站将会在48小时内处理完毕。

三星电子计划 2025~2026 年推出 LP Wide I/O 堆叠移动内存

2024-07-17 16:29:48 浏览量: 48 作者: 弘乐

7 月 17 日,据三星电子 2024 年异构集成路线图,该企业正积极研发一款名为 LP Wide I/O 的新型移动内存。值得注意的是,三星电子以往曾提到过一种名称与其相近的 LLW (Low Latency Wide I/O) 内存,尚不能确认两者关系。

LP Wide I/O 内存将于 2025 年一季度实现技术就绪,2025 下半年至 2026 年中实现量产就绪。路线图显示,LP Wide I/O 内存单封装位宽将达到现有 HBM 内存的一半 —— 即 512bit。作为对比,目前的 LPDDR5 内存大多数是单封装四通道共 64bit,未来的 LPDDR6 内存也仅有 96bit。

更大的位宽意味着三星电子的 LP Wide I/O 内存可提供远胜于现有移动内存产品的内存带宽,满足设备端 AI 应用等场景的需求。在相对较小的移动内存芯片上实现 512bit 位宽,势必需要堆叠 DRAM 芯片,但 HBM 采用的 TSV 硅通孔方式也不适合移动内存各层 DRAM 间的互联。

因此三星电子将在 LP Wide I/O 内存上采用一项名为 VCS (全称 Vertical Cu Post Stack) 的全新垂直互联技术。同 SK 海力士的 VFO 技术类似,三星电子的 VCS 技术也是将扇出封装和垂直通道结合在一起。

三星电子表示,VCS 先进封装技术相较传统引线键合拥有 8 倍和 2.6 倍的 I/O 密度和带宽;相较 VWB 垂直引线键合 (IT之家注:全称 Vertical Wire Bonding,疑似指代 SK 海力士的 VFO 技术) ,三星电子宣称其 VCS 技术的生产效率是前者 9 倍。三星电子在图片中还提到,其 LPDDR6 内存也预计于 2025~2026 年量产就绪。


,

Copyright ©2018 铋读网 All Rights Reserved.

京ICP备18051707号

京公网安备 11011302001633号